CMOS 硅单片数字集成电路 移动外围设备
概述
TC358774XBG/TC358775XBG 是一颗支持DSI 转 LVDS 的 低功耗
芯片(缩写: TC358775XBG 芯片)。775XBG 是
TC358764XBG/TC35865XBG 的后续芯片:
1. 引脚兼容 TC358764XBG/TC358765XBG
2. LVDS Tx 模块在1.8V@135 MHz 下运行,以减少运行功耗
3. 更新4-通道DSI Rx 最大比特率@ 1 Gbps,以支持1920×1200×24
@60fps
4. 增加 STBY 引脚,以在其他电源之前首先接通 VDDIO 电源。
该芯片的主要功能是DSI - LVDS 桥接,使视频数据通过DSI 链路输出,
以驱动兼容LVDS 的显示板。对于单链路LVDS 和双链路LVDS,芯片
分别支持高达1600×1200 24-位像素分辨率或 WUXGA(1920×1200
24-位像素)分辨率。芯片还支持 DSI 链路控制的I2C 为主;这可用作通过I2C 的任何控制功能的接口。
特征
● DSI 接收器
可配置多达4-通道数据的DSI 链路,其中,数据
通道0 支持双向传输
每条通道最大比特率为1 Gbps。
视频输入数据格式:
- RGB565 16 位/像素
- RGB666 18 位/像素
- RGB666 松散组合24 位/像素
- RGB888 24 位/像素
视频帧大小:
- 受到135 MHz LVDS 传输速度的限制,单链路
LVDS 显示板可达1600×1200 24-位/像素分辨率
- 受到4 Gbps LVDS 链路速度的限制,双链路 LVDS
显示板可达 WUXGA 分辨率(1920×1200 24-位像
素)
支持视频流数据包进行视频数据传输。
支持通用长数据包访问芯片寄存器组
支持主机控制芯片上I2C 为主的路径
● LVDS FPD 链路发射机
支持单链路或双链路
最大像素时钟频率为135 MHz。
对于单链路或双链路,最大像素时钟速度分别为
135 MHz 或270 MHz
对于单链路或双链路,支持分别高达1600×1200
24-位的像素分辨率或 1920×1200 24-位的分辨率
支持以下像素格式:
- RGB666 18 位/像素
- RGB888 24 位/像素
采用东芝Magic Square 算法能使RGB666 显示板
产生几乎相当于RGB888 24-位显示板的画质
弹性映射并行数据输入位数排序
支持可编程时钟极性
支持两种节电状态
- 睡眠状态,接收DSI ULPS 信号时
- 待机状态,通过启用STBY 引脚进入
● 系统操作
主机通过DSI 链路配置芯片
通过DSI 链路,主机采用通用读/写数据包访问芯
片寄存器组。一个通用长写数据包可写入多个相邻
寄存器地址
包括一个I2C 主功能,由主机通过DSI 链路控制(不
支持多路I2C 为主)
电源管理的特点是节约电能
还可通过I2C 从接口访问配置寄存器
● 时钟源
LVDS 像素时钟源既可是外部时钟EXTCLK,也可以
是DSICLK。
内置PLL 无需外部元件来生成的高速LVDS 序列化
时钟
● 数字输入/输出信号
● 电源
MIPI DSI D-PHY: 1.2 V
LVDS PHY: 1.8 V
I/O: 1.8 V - 3.3V (所有IO 电源引脚必须
为相同级别)
数字内核: 1.2 V
● 功耗
可通过以下方式实现断电:
1. 启用复位
2. 不切换EXTCLK
3. STBY=0
4. DSI 在ULPS DRIVE
● 封装信息
BGA64 (0.65mm 焊球间距)
- 支持 DSI-RX 4-数据通道 + 双链路 LVDS-TX
- 6.0mm × 6.0mm × 1.0mm
BGA49 (0.65mm 焊球间距)
- 支持 DSI-RX 4-数据通道 + 单链路 LVDS-TX
- 5.0mm × 5.0mm × 1.0mm